反射性记忆
反射内存网络(RFM网络)是基于环形/星形高速复制的共享内存网络。它支持具有不同总线结构的多个计算机系统,并且可以使用不同的操作系统来共享高速,稳定速率的实时数据。
反射式存储器可以广泛用于各个领域,例如实时飞行模拟器,核电站模拟器,电信,高速过程控制(轧机和铝轧机),高速测试和测量以及军事领域系统。
与需要额外软件开发时间,测试,维护,文档和其他CPU要求的传统连接方法相比,RFM产品网络提供了极具成本效益和高性能的选择。
反射型内存的优点:
■基于2. 12G波特率的高速网络,最大传输速率为174Mbyte / s;
■简单易用;
■与操作系统和处理器无关;
■完全消除软件开发成本和周期;
■可以实现稳定的实时连接数据传输;
■它可以与通用计算机和总线连接;
■比标准的通讯和技术更好;
■非常短的数据传输延迟;
■简单的软件,较低的管理成本和更高的抗干扰能力;
■节点之间的距离可以达到10公里(单模)/ 300米(多模)。

反射内存基于环形拓扑,是一种用于高速(174MB / S)网络共享内存的技术。它不受总线结构和操作系统的影响,并且确定的延迟保证了分布式网络中数据共享的实现。 GE的反射式内存技术具有高效,易于操作,远程节点传输,抗干扰性强以及可选的反射式内存开关的特点。它适用于各种主机体系结构,可用于计算机,工作站,PLC和其他嵌入式控制器之间的实时数据传输。
反射存储网络中的每个反射存储节点(任何5565反射存储卡)都通过光纤以菊花链的形式互连。 *必须将一张卡的发送连接到第二张卡的接收端,并将第二张卡的发送端连接到第三张卡的接收端,依此类推,直到连接到接收端为止*卡的,完成一个完整的环连接。也可以将所有节点连接到一个或多个ACC-5595反射式存储器HUB。必须连接每个节点才能进行接收和发送。如果未检测到光信号或丢失同步,则反射存储卡RFM-5565将不会发送数据包。 (例如,光缆已损坏)。反射存储网络中每个节点的节点号必须为*。节点号由板上的拨码开关S2设置。不能将任何两个节点设置为相同的节点号。可以通过NODEID设置每个板的节点号。读取显示节点号的顺序并不重要。
在主系统写入反射存储卡的板载SDRAM之后,反射内部卡的硬件检测电路将自动启动整个反射存储网络的数据传输操作。此写操作可以是简单的PIO写操作,也可以是DMA周期。
当发生对SDRAM的写操作时,RFM-5565反射存储卡会自动将数据和其他相关信息写入发送缓冲区(其他相关信息包括节点号,数据地址和其他信息),在缓冲区中,发送电路检测数据并将其转换为长度为4到64个字节的可变长度的数据包。通过光纤接口将其发送到下一板的接收端口。
接收电路检查数据包中是否有错误,并且在没有错误发生时接收数据。接收电路将数据包拆包并将数据存储在机载接收缓冲区中。在接收缓冲区中,另一个电路将数据写入与源节点相同的本地SDRAM地址。同时,电路将数据同时发送到发送FIFO,并重复此过程,直到数据返回到源节点的接收端为止。在源节点中,接收电路检测到数据分组的NODEID与源节点的NODEID相同。数据包已从网络中删除,因此所有节点数据都将更新。
订购信息
PCI-5565PIORC-110000 128 MB内存,多模式传输

PCI-5565PIORC-111000 128 MB内存,单模传输
PCI-5565PIORC-210000 256 MB内存,多模式传输
PCI-5565PIORC-211000 256 MB内存,单模传输
反射存储网络中的每个反射存储节点(任何5565反射存储卡)都通过光纤以菊花链的形式互连。 *必须将一张卡的发送连接到第二张卡的接收端,并将第二张卡的发送端连接到第三张卡的接收端,依此类推,直到连接到接收端为止*卡的,完成一个完整的环连接。也可以将所有节点连接到一个或多个ACC-5595反射式存储器HUB。必须连接每个节点才能进行接收和发送。如果未检测到光信号或丢失同步,则反射存储卡RFM-5565将不会发送数据包。 (例如,光缆已损坏)。反射存储网络中每个节点的节点号必须为*。节点号由板上的拨码开关S2设置。不能将任何两个节点设置为相同的节点号。可以通过NODEID设置每个板的节点号。读取显示节点号的顺序并不重要。
在主系统写入反射存储卡的板载SDRAM之后,反射内部卡的硬件检测电路将自动启动整个反射存储网络的数据传输操作。此写操作可以是简单的PIO写操作,也可以是DMA周期。
当发生对SDRAM的写操作时,RFM-5565反射存储卡会自动将数据和其他相关信息写入发送缓冲区(其他相关信息包括节点号,数据地址和其他信息),在缓冲区中,发送电路检测数据并将其转换为长度为4到64个字节的可变长度的数据包。通过光纤接口将其发送到下一板的接收端口。
接收电路检查数据包中是否有错误,并且在没有错误发生时接收数据。接收电路将数据包拆包并将数据存储在机载接收缓冲区中。在接收缓冲区中,另一个电路将数据写入与源节点相同的本地SDRAM地址。同时,电路将数据同时发送到发送FIFO,并重复此过程,直到数据返回到源节点的接收端为止。在源节点中,接收电路检测到数据分组的NODEID与源节点的NODEID相同。数据包已从网络中删除,因此所有节点数据都将更新。

本文来自电脑杂谈,转载请注明本文网址:
http://www.pc-fly.com/a/shoujiruanjian/article-376761-1.html
撞死他
再配上奶茶的歌声