
第10页“数字电子技术基础”课程设计任务书主修课程: 16电气工程与自动化课程: 初级学院升学第二课程ID: 160732060名称: Wang Dong讲师: Geng Sujun 2016年12月20日,为期7天1.计数器概述················································· ························································· ·························································································································································42.1 ···········································42.2设计框架········ ························································· ························································· ·································5 3.1设计思想··············· ······························5 3.2设计实现···················· ··············································································································································································· ············10 4.1基本电路分析仿真设计·································· ··········11 4.2 Resul计数器电路仿真····································的T·125,经验和经验··· ································136,参考文献················· ……············································································································································································脉冲实现测量,计数和控制功能,还具有分频功能. 计数器由基本计数单元和一些控制门组成. 计数单元由一系列具有存储信息功能的各种触发器组成. 这些触发器包括RS触发器,T触发器,D触发器和JK触发器.

计数器广泛用于数字系统中设计60进制计数器,例如在电子计算机的控制器中对指令地址进行计数,以便依次提取下一条指令,并在执行乘法和除法运算时记录加法和减法的次数. 计算器. 例如数字仪器中的脉冲计数等. 数字电子技术中最常用的顺序逻辑电路. 该计数器不仅可以用于计数时钟脉冲,还可以用于分频,定时,生成拍频脉冲和脉冲序列以及执行数字操作. 但是,无法显示计算结果. 通常,它只能通过外部LCD或LED屏幕显示. 计数器的类型1.根据计数器中的触发器是否同时翻转,可以将计数器分为HYPERLINK“ /view/5993258.htm”同步计数器和HYPERLINK“ /view/4725271.htm”异步计数器. 2.根据计数过程中的增减分类,可以将计数器分为HYPERLINK“ /view/3680111.htm”的加法计数器,减法计数器和可逆计数器. 递增计数器随时钟信号而增加,递减计数器则减小. 可以增加或减少的计数器称为可逆计数器. 2.十六进制计数器的设计要求2.1 1)频率为1HZ(相当于每秒计数一次)2)计数达到60次时,以一种方式提示3)有复位和暂停等功能. ? 4)图纸创建并实施您自己的设计电路或仿真电路5)编写设计报告.

(1)每99s,计数器增加1;时间可以数字形式显示. (2)当计时器增加到59时,计时器将自动返回到00显示,然后继续计数. 在整个计数过程中,X1发光灯将显示进位信号. (3)本设计的主要芯片是两个74LS162同步十进制计数器,并由100HZ,5V电源供电. 2.2方案框架图使用1HZ时钟信号作为计数器的时钟脉冲. 根据设计原理,计数器的初始值为00,并以递增方式计数. 当达到59时,它将自动返回到00. 该电路可用作简单数字时钟的分钟显示. 下图是60进制计数器的整体框图. 解码显示解码显示解码显示解码显示十进制计数器(十位数)十进制计数器(十位数)十进制计数器(单位位数)设置为携带六个十进制计数器的时钟脉冲设计说明3.1设计思想: 由单元电路组成单元电路设计= 1 \ * GB2 \ * MERGEFORMAT⑴六个十进制计数器(单位)电路该电路使用74LS162作为十进制计数器,它是一个具有同步清除,同步设置的十进制上升沿计数器设计60进制计数器,并且可以保持状态不变. 功能表如下CRLDCTpCTtCP工作状态0×××↑设置为零10××↑预置编号1111↑计数110××保持11×0×保持连接,如图1所示: 图1. = 2 \ * GB2 \ * MERGEFORMAT⑵十六进制计数器(十位数)的电路连接方法如图2所示: 右侧的符号表示与非门.

图2.六个十进制计数器(单位)的脉冲输入= 3 \ * GB2 \ * MERGEFORMAT⑶时钟脉冲电路(右上方)六个十进制计数器(单位)的脉冲输入= 4 \ * GB2 \ * MERGEFORMAT⑷数字电路(左下)= 5 \ * GB2 \ * MERGEFORMAT coding下图显示了解码显示电路: 3.2设计的实现= 1 \ * GB2 \ * MERGEFORMAT schematic绘制= 2 \ * GB2 \ * MERGEFORMAT device所选设备列表仪器名称型号数量使用同步十进制计数器74LS1622极性组合构成60进制NAND门和或非门NOT门74LS20D74LS00D74LS04D 1每个辅助设计构成其他计数器共阴极显示DCD-HEX-BLUE2仅显示数字计数电压源VDD1提供脉冲电压(3)辅助芯片的导入= 1 \ * GB3 \ * MERGEFORMAT①NAND门: 74LS20D两个4输入NAND门,包括两组4-NAND门74LS20D芯片引脚: No. A组: 1,2,4 ,5输入和6输出. 第二组: 9、10、12、13输入8输出74LS00D芯片引脚: 第一组: 1、2输入3输出. 第二组: 3、4输入和6输出.

第三组: 9、10输入和8输出. 第四组: 12、13输入和11输出. 74LS20D. = 2 \ * GB3 \ * MERGEFORMAT②NAND门: 74LS00D四个2输入NAND门包含4组2组NAND门74LS00D = 3 \ * GB3 \ * MERGEFORMAT③非门: 74LS04D芯片包含6个NOR门4 3.仿真设计和六进制计数器的仿真结果4.1基本电路分析仿真设计: 60位计数器由一个十六进制计数器(十个)和一个十进制计数器(个)= 1 \ * GB2 \ * MERGEFORMAT⑴使用74LS162D和其他芯片形成一个十进制计数器. 十进制计数器被视为六进制计数器的一位计数器,并由解码显示管显示(如下图所示)= 2 \ * GB2 \ * MERGEFORMAT⑵使用74LS160D和其他芯片形成一个十六进制控制器计数器将十六进制计数器视为十六进制计数器的十位计数器,并用解码显示管显示它. 4.2计数器电路的模拟结果以下两个模拟结果是模拟起始点00和计数器计数的模拟终点59,此后,计数器将自动恢复为原始的00起始点以继续循环计数,进位输出灯X1将在59点点亮. 计数器的状态转换图如下. 5.总结5.1经验设计原理简单,结构清晰,易于成功仿真.
本课程的设计使我受益匪浅. 首先,我在对数电过程中有更深的经验. 通过60进制计数器的设计,我运用了以前学过的理论知识. 在实践中,使用Multisim软件进行仿真使我发现了很多以前没有完全理解的知识. 通过再次搜索信息,我学到了很多东西. 本课程设计还反映了许多问题. 例如,竞争风险现象非常普遍,要消除这种现象并不容易. 特别是对于结构复杂的电路,通常可以消除竞争风险现象. 已经出现了另一个地方,这个问题要求我将来更加注意. 参考文献[1]彭洁华. 电子技术课程设计指导[M]. 北京: 高等教育出版社,2006.6: 23-42 [2]王传新. 电子技术基础-分析,调试,综合设计[M]. 北京: 高等教育出版社,2006.1: 270-275 [3]严石. 数字电子技术基础[M]. 第五版. 北京: 清华大学出版社,2006.5: 278-311 [4]康华光. 电子技术基础: 数字部分[M]. 第四版. 北京: 高等教育出版社,2000年
本文来自电脑杂谈,转载请注明本文网址:
http://www.pc-fly.com/a/jisuanjixue/article-224079-1.html
各位不必纠结于十二海里
这是阴险狡诈的计量